功率电感生产厂家
联系我们
热门搜索
点击排行
推荐阅读
猜猜你喜欢的
技术知识 您所在的位置: 首页 > 技术知识

ADSP-TS201的系统设计及外部总线接口技术

来源:    作者:    发布时间:2016-09-01 10:19:47    浏览量:

  另外TS201支持多片DSP互连,最多可达8片。通过链路口完成片与片之间的通信,电路连接简单。

  4 外部总线接口技术

  ADSP-TS201外部总线支持各种不同的通用/专用协议,并且可以通过编程进行配置。外部总线接口支持流水线协议,SDRAM协议和慢速设备协议。TS20l可以采用流水线协议访问存储系统,数据传送速度非常快。另外TS20l有片上的SDRAM控制器,支持SDRAM协议。以下就是这两种协议的应用。


  4.1 SDRAM接口

  ADSP-TS201处理器有一个专用的SDRAM接口.可以实现与标准SDRAM 6 Mb,64 Mb,128 Mb.256 Mb.512 Mb的无缝连接。支持1 024-,512-,256字的页面长度,通过对SDRCON寄存器的编程可实现页面长度的选择。同时SDRAM占用TS201的外部存储空间地址,通过设置/MSSD3~0来确定SDRAM的地址空间范围。

  本设计选用的SDRAM是HY57V561620B,页面长度为512字,将两片SDRAM拼接成32位的总线宽度,实现与TS201的无缝接口。根据不同的总线宽度,TS201的地址总线与SDRAM的连接有所不同。

  (1)对于32位数据总线其连接方式如下:

  SDRAM地址Bit9~0与TS201 ADDR9~0相连;

  SD
RAM地址Bitl0与TS201的SDA10管脚相连;

  SDRAM地址Bitl5~11与TS201 ADDRl5~11相连。

  (2)对于64位数据总线,连接方式如下:

  SDRAM地址Bit9~0与TS201 ADDRl0~1相连,TS201 ADDR0悬空;

  SDRAM地址Bitl0与TS201的SDAl0管脚相连;

  SDRAM地址Bitl4~11与TS201 ADDRl5~12相连。

  另外对于标准的SDRAM(3.3 V),TS201的地址线ADDRl5∽11都可以作为BANK的选择线。对于低功率的SDRAM(2.5 V),只有ADDRl5~14可以作为BANK的选择线。因此在进行接VI设计时一定要注意所选择SDRAM的电参数。

  4.2 ADSP-T$201与FPGA接口

  本文设计的系统需要将FPGA连接在TS201的外部总线上,采用DMA中断,通过总线的方式从FPGA的外挂RAM(乒乓存储)中读取数字下变频后的I,Q两路数据,其连接方式如图3所示。

ADSP-T

  其中MS0,MS1可变电感器是片选信号,RD和WRL分别是读和写信号。在一个PRF周期内FPGA进行数字下变频,将I,Q数据存储到SRAM中,然后向 TS201发出DMA请求,TS201将SRAM的数据采用流水线协议通过总线读入片内RAM中,进行后续的处理。再将处理完的数据以总线方式写入到FPGA内部RAM中,以便进行在线仿真或者进行后续的输出。

  5结 语

  本文主要结合ADI公司的高性能ADSP-TS201的结构特点,讨论了在系统设计的过程中应该重点注意的几个问题和ADSP-TS201的外部接口技术,并给出了其与SDRAM,FPGA的连接实例,对基于TigerSHARC系列DSP的应用设计具有实用的参考价值。




  • 基于数字图像处理技术的型坯直径的实时在线检测 1 引言挤出吹塑成型是一种生产塑料容器的加工过程,型坯的成型是挤出吹塑中一个相当重要的阶段。型坯成型对吹塑制品的性能与成本均有很大影响,若能在这个阶段在线检测出型坯吹胀前的尺寸,则可用最少的原料消耗

  • 我想问一下升压芯片对输入电流有要求吗,还是只要我想问一下升压或者降压芯片对输入电流有要求吗,还是只要电压对了就可以接进芯片???
    顶起~~~
    谢谢啊不管升压降压,接入范围内的电压然后升降出规定的电压之后,你所接的负载决定流

  • MOSFET双芯片功率封装简化电源设计目前,电源工程师面临的一个主要难题是,随着功能的日益增多,商用电子产品的尺寸不断缩小,留给电源电路的空间越来越少。解决这个难题的办法之一是充分利用在MOSFET技术和封装上的进步。通过在更小尺寸的封装

  •